¤± H/W°³¹ß(FPGA º¸µå, IP, RTL°³¹ß) ¿£Áö´Ï¾î °æ·Â»ç¿ø ¸ðÁý ¤±
* ÀÚ°Ý¿ä°Ç
1) Àü±â/ÀüÀÚ/ÄÄÇ»ÅͰøÇÐ µî Àü°øÀÚ·Î H/W °æÇèÀ» º¸À¯ÇÑ ¼³°è ¿£Áö´Ï¾î °æ·Â ÀÖÀ¸½Å ºÐ
(Çлç 4³âÀÌ»ó, ¼®»ç 2³âÀÌ»ó, ¹Ú»ç½ÅÀÔ Áö¿ø°¡´É)
2) FPGA º¸µå °³¹ß, IP °³¹ß, RTL °³¹ß °æÇè º¸À¯ÇϽŠºÐ
3)
I2C, SPI, USB µî Interface °³¹ß °æÇè ÀÖÀ¸½Å ºÐ
4) ȸ·Î¼³°è ¹× Signal µð¹ö±ë °¡´ÉÇϽŠºÐ
5) CEDS °³¹ß °æÇè ÀÖÀ¸½Å ºÐ
* ºÎ¿©¾÷¹«
1) FPGA º¸µå °³¹ß, IP °³¹ß, RTL °³¹ß
2)
I2C, SPI, USB µî Interface °³¹ß
3) ȸ·Î¼³°è ¹× Signal µð¹ö±ë
4) CEDS °³¹ß
* ¸ðÁýÁ÷±Þ :
- ´ë¸®~°úÀå±Þ (¿©·¯¸í ¸ðÁý)
* ±Ù¹«Áö
- ¼¿ï ¼Ãʱ¸ (ÁöÇÏö¿ª ±Ùó), (¼¿ï/¼öµµ±Ç ÃâÅð±Ù ¹ö½º ¿î¿µ)
* Á¦Ãâ¼·ù
1) À̷¼(°æ·Â±â¼ú»çÇ× ¹× ÀÚ±â¼Ò°³¼ Æ÷ÇÔ)¸¦ ÀÚÀ¯¾ç½ÄÀ¸·Î ÀÛ¼ºÇÏ¿© À̸ÞÀÏ ¼ÛºÎ
(À̷¼¿¡ ¿¬¶ôó, ÇöÀ翬ºÀ, Èñ¸Á¿¬ºÀ ±âÀç) (À̸ÞÀÏ : ******@*******.***)
2) À̸ÞÀÏ Àü¼Û½Ã " ¼³°è¿£Áö´Ï¾î-¼º¸íooo" À¸·Î ±âÀç ¿ä¸Á
* ÀüÇü¹æ¹ý
- ¼·ùÀüÇü ¢º ¸éÁ¢ÀüÇü ¢º ¿¬ºÀÇù»ó
* Á¦Ãâ¹æ¹ý ¹× Á¦Ãâ±â°£
1) Á¦Ãâ¹æ¹ý : Áö¿ø¼·ù¸¦ À̸ÞÀÏ Á¢¼ö(À̸ÞÀÏ : ******@*******.***)
2) Á¦Ãâ±â°£ : 2020.11.12(¸ñ)~ä¿ë ½Ã ±îÁö
* ó¿ì
1) ¿¬ºÀ¼öÁØ : °æ·Â»çÇ× °¨¾È, ÃÖÀûÀÇ ¿¬ºÀ °áÁ¤
2) º¹¸®ÈÄ»ý : Á¦¹Ý ÁÁÀº º¹¸®ÈÄ»ý Àû¿ë
* ¹®ÀÇ»çÇ×
1) ´ã´çÀÚ : HR¸ÇÆÄ¿ö±×·ì ÄÁ¼³ÅÏÆ® ±èÇö¿ì ÀÌ»ç
(ÀüÈ : 02-2183-2289, À̸ÞÀÏ : ******@*******.***)
2) ±Ã±ÝÇÑ »çÇ× ÀÖÀ¸½Ã¸é ¿¬¶ô ¹Ù¶ø´Ï´Ù.