[Job Position]
- DSP(Digital Signal Processing) S/W Engineer (¼±ÀÓ/Ã¥ÀÓ ¿¬±¸¿ø±Þ)
Á÷¹«³»¿ë
1. ¹«¼± Åë½Å ¹× ½ÅÈ£ ó¸® ¿µ¿ª¿¡ ´ëÇÑ Å×½ºÆ® ¹× °èÃøÀ» À§ÇÑ ¾ÆÅ°ÅØÃ³ ¼³°è
2. Åë½Å ½Ã½ºÅÛ ¼¼ºÎ ¼³°è, °³¹ß, Å×½ºÆ® ¹× ÃÖÀûÈ
3. Verilog¿Í VHDLÀ» »ç¿ëÇÑ ¼³°è ¹× ½Ã¹Ä·¹À̼Ç
Á÷¹«¿ª·®
1. DSP ¾Ë°í¸®ÁòÀÇ ¼³°è, °³¹ß, °ËÁõ
2. MATLAB/C/C++¸¦ »ç¿ëÇÑ ½Ã½ºÅÛ ¸ðµ¨¸µ ¹× ½Ã¹Ä·¹À̼Ç
3. ¹«¼± Åë½Å ¼ö½Å±â¿ë ÀÓº£µðµå ¼ÒÇÁÆ®¿þ¾î C++ ¼³°è
4. ¹«¼±Åë½Å ¼ö½Å±â S/W ¼³°è
5. 4G/5G downlink ½ÅÈ£ºÐ¼®±â S/W ¼³°è
(SSB, PBCH, PCI, MIB, SIB, Constellation, EVM, RSRP, SINR, TAE...)
°³Àοª·®
1. Çѱ¹¾î ±¸µÎ ¹× ¼¸é ÀÇ»ç ¼ÒÅë ´É·Â
2. ÀÚ½ÅÀÇ Áö½ÄÀ» ÁÖº¯¿¡ °øÀ¯Çϰí Àü´ÞÇϱ⸦ ÁÁ¾ÆÇÏ´Â ¶Ù¾î³ ÆÀ Ç÷¹À̾î
3. ¹Ì·¡ ½ÃÀå µ¿Çâ°ú ½Ç¹«Àû Çʿ伺ÀÇ ÀÌÇØ
4. ¹ßÀüÇÏ´Â »õ·Î¿î ±â¼ú Áö½ÄÀ» ÀÍÈ÷´Â ±àÁ¤ÀûÀÎ °æÇè°ú ´É·Â
5. °æÃ» ÀÇÁö°¡ °ÇÑ ÀÚ
¢Ã º¹¸®ÈÄ»ý
1. ÃÖ°íÀÇ º¹¸®ÈÄ»ý Á¤Ã¥ ¿î¿µ
2. ±Ù·Î±âÁعýº¸´Ù ³ôÀº ¼öÁØÀÇ ¿¬Â÷ Á¦µµ ¿î¿µ
3. ¼±ÅÃÀû º¹¸®ÈÄ»ý Á¦µµÀÎ ¹®È, üÀ°È°µ¿ºñ Áö¿ø
4. Á÷¿ø ¹× ¹è¿ìÀÚ, ÀÚ³à ´Üüº¸Çè °¡ÀÔ
5. °æÁ¶»ç Áö¿ø / ´ëÇÐ ÇÐÀÚ±Ý Áö¿ø / Àå±â ±Ù¼Ó»ó Áö¿ø / ¸Å³â Á¾Çհǰ°ËÁø Áö¿ø
6. ÀçÅñٹ« ¹× ¼±ÅÃÀû ±Ù¹«½Ã°£Á¦ ¿î¿µ µî
7. ¼öÆòÀûÀ̰í ÀÚÀ¯·Î¿î ±â¾÷ ¹®È ¹× ÀÚÀ¯·Î¿î ¿¬Â÷ ÈÞ°¡ »ç¿ë º¸Àå
8. ¹Ì±¹ º»»ç ¹× ½Ì°¡Æú APAC º»ºÎ, À¯·´ »ç¾÷ºÎ µî ÇØ¿Ü ÃâÀå ±âȸ ºÎ¿©
9. Á÷±Þ¿¡ µû¶ó ¸Å³â ȸ»ç ÁÖ½Ä(RSU) ºÎ¿©
¢Ã ¿¬ºÀ¼öÁØ: ÇùÀÇ
1. ¾÷°è Áß»óÀ§ ¼öÁØ, Position & Role¿¡ µû¶ó ÃÖ°íÀÇ º¸»óÀ» º¸ÀåÇÔ
2. °¢ Á÷±Þ º°·Î 5~20%ÀÇ ¿¬°£ ¼º°ú Àμ¾Æ¼ºê¸¦ Áö±Þ
3. »ó ÇϹݱ⠰¢ 1ȸ ¾¿, ¿¬ 2ȸ Áö±Þ
¢Ã ±Ù¹«Áö: ¼¿ïƯº°½Ã ±Ýõ±¸ µðÁöÅзÎ9±æ 46 14Ãþ (°¡»êµ¿, À̾ؾ¾µå¸²Å¸¿ö 7Â÷)
¢Ã ÀüÇüÀýÂ÷
- ¼·ùÀüÇü ¡æ ÆÀÀå, ¿¬±¸¼ÒÀå ¸éÁ¢ ÀüÇü
¢Ã ¼·ùÁ¦Ãâ ±âÇÑ
- ä¿ë ½Ã ¸¶°¨ (ASAP)
¢Ã Á¦Ãâ ¼·ù
1. ¿µ¹®À̷¼ ¿ì¼± (»çÁøÃ·ºÎ / ¿¬¶ôó, ÇöÀ翬ºÀ, Èñ¸Á¿¬ºÀ, ÀÌÁ÷»çÀ¯, ÀԻ簡´É½Ã±â ±âÀç / ÁÖ¿ä °æ·Â¾÷¹« À§ÁÖ·Î ±âÀç)
2. ¿µ¹®À̷¼ ¹Ìºñ ½Ã ±¹¹®À̷¼·Î ÁøÇà ÈÄ ÃßÈÄ ¿µ¹®À̷¼ Á¦Ãâ °¡´É