[ä¿ë»ç : (ÁÖ) ¿ÀÅä´Ð½º / ¼¿ï °¼±¸ ¸¶°îÁö±¸ ¿ÀÅä´Ð½º R&D ¼¾ÅÍ ]
Position 1 : PC ¼ÒÇÁÆ®¿þ¾î °³¹ß
(C++ °³¹ßÀÚ / Window)
- UI/UX ¹× ±â´É °³¹ß (°³¼± ¹× Ãß°¡)
- À̽´ µð¹ö±ë
- µ¥ÀÌÅÍ Ã³¸® ÇÁ·Î±×·¡¹Ö (SQL)
- C/C++ ÇÁ·Î±×·¡¹Ö
Position 2 : ¸®´ª½º ¾îÇø®ÄÉÀÌ¼Ç ¼ÒÇÁÆ®¿þ¾î °³¹ß (Embedded Linux)
- UI/UX ¹× ±â´É °³¹ß (°³¼± ¹× Ãß°¡)
- À̽´ µð¹ö±ë
- µ¥ÀÌÅÍ Ã³¸® ÇÁ·Î±×·¡¹Ö (SQL)
- C/C++ ÇÁ·Î±×·¡¹Ö
Position 3 : »ê¾÷¿ë Åë½Å µå¶óÀ̹ö °³¹ß
- ½Ã¸®¾ó(RS-232, RS422), TCP/IP Socket Åë½Å ÇÁ·Î±×·¥
- C/C++ ÇÁ·Î±×·¡¹Ö
Position 4: Web Frontend °³¹ß
- React, Modern javascript
Position 5 : FW ºñÀü¾Ë°í¸®Áò °³¹ß
- Machine Vision °ü·Ã °³¹ß °æ·Â 3³â ÀÌ»ó
- ÄÄÇ»ÅÍ ºñÀü, ¿µ»óó¸®
- C/C++ ºñÀü ¾Ë°í¸®Áò °³¹ß - Áß±Þ ÀÌ»ó
Position 6 : FW FPGA±â¹Ý ºñÀü ¾Ë°í¸®Áò ·ÎÁ÷ °³¹ß
- FPGA Logic ¼³°è °æ·Â 3³â ÀÌ»ó
- À̹ÌÁö ¼¾¼ ISP ¹× ÈÁú °³¼± ·ÎÁ÷ ¼³°è
Position 7 : F/W °³¹ß
-VHDL or Verilog ±â¹Ý TDC(Time to Digital Converter) µðÁöÅÐ ·ÎÁ÷(RTL) ¼³°è
-IEC61508 ±â¹Ý ÀÌÁßÈ µðÁöÅÐ ½ÅÈ£ ó¸® ºí·Ï ¼³°è
-ÀÓº£µðµå OS ±â¹Ý F/W °³¹ß( C, C++)
Position 8 : FW °³¹ß (±¤¼¾¼)
- ·¹ÀÌÀú ±¸µ¿ ¹× ¼ö½Å ½ÅÈ£ ó¸® ¹× °Å¸®/Áøµ¿/¼Óµµ °èÃø ¾Ë°í¸®Áò °³¹ß
- 16/32bit MCU or ÀÓº£µðµå OS ±â¹Ý F/W °³¹ß
- Laser / C/C++
Position 9 : H/W °³¹ß (±¤¼¾¼)
- Analog Front Enc ¼³°è ¹× µðÁöÅÐ Á¦¾î ȸ·Î ¼³°è
- PCB¼³°è ¹× EMC Debugging
(Å°¿öµå Photo / Laser )
Position 10 : H/W °³¹ß (ÄÁÆ®·Ñ·¯)
»ê¾÷¿ë ÄÁÆ®·Ñ·¯ Á¦Ç° H/W °³¹ß
- µðÁöÅÐ / ¾Æ³¯·Î±× ȸ·Î ¼³°è
- PCB Artwork
- EMC Debugging
- Altium designer »ç¿ëÀÚ ¿ì´ë
[ÀÚ°Ý ¿ä°Ç]
¤ýÇз : ÃÊ´ëÁ¹ÀÌ»ó
¤ý°æ·Â : °æ·Â1³â¡è
[±Ù¹«Áö ] ¼¿ïƯº°½Ã °¼±¸ ¸¶°îÁö±¸ (ÀÚ»ç °Ç¹°·Î¼ ÃâÅð±Ù ÁÖÂ÷ °¡´É
[Á¢¼ö]
-E-mail Á¢¼ö (ÀÚÀ¯ ¾ç½Ä)
[¹®ÀÇ ¹× ¿¬¶ôó ]
-ÇìµåÇåÆà ÀÓ½Âȯ ´ëÇ¥
-Tel : ***-****-**** / Fax : ***-****-****
-Mobile : ***-****-****
-E-mail : ******@*******.*** / ******@*******.***