¿¬±¸¼Ò Digital Design/
            (SerDes IP ¼³°è ¿ì´ë) 

              - ¹ÝµµÃ¼ ´ë±â¾÷

¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

¸ðÁýºÎ¹® ´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø

Digital Design/

(SerDes IP ¿ì´ë)

[´ã´ç¾÷¹«]

¤ý Digital ȸ·Î ¼³°è (ASIC /

 - High Speed Interface ¹× SERDES Digital     IP ȸ·Î ¼³°è ¹× °ËÁõ

  (¿¹ : eDP , MIPI, VX1, CEDS µî)

  - Digital IP¼³°è (DSC, FEC, HDCP µî

¤ýFPGA ¸¦ È°¿ëÇÑ IP ¼³°è ¹× °ËÁõ

 - FPGA IP (GTX, SERDES, FPLL µî ) È°¿ëÇÑ

  °í¼Ó ÀÎÅÍÆäÀ̽º ȸ·Î ¼³°è

¤ýMCU Bus Architecutre ¹× Peripheral IP

  ¼³°è

[ÀÚ°Ý¿ä°Ç]

¤ýÇзÂ: 4³â Çлç ÀÌ»ó ¤ýÀü°ø: Àü±â/ÀüÀÚ À¯°ü¤ý°æ·Â: Çлç 4³â ÀÌ»ó, ¼®»ç 1³â ÀÌ»ó~

[¿ì´ë»çÇ×]

¤ýÀÎÅÍÆäÀ̽º Ç¥ÁØ ½ºÆå ¹× SerDes IP ¼³°è °æÇèÀÚ   (¿¹ : eDP , MIPI, Vx1, BoW , UCIe)¤ýDisplay °ü·Ã ASIC IC °æÇèÀÚ   (¿¹ : T-Con, Mobile Driver IC, Source Driver IC ¾ç»ê
  °æÇèÀÚ)
¤ý¿µ¾î ´ÉÅëÀÚ



[±âŸ»çÇ×]

¤ýä¿ë±¸ºÐ: Á¤±ÔÁ÷
¤ý±Ù¹«Áö: ¼­¿ï °­³² º»»ç

¤ý¿¬ºÀ: ¸Å¿ì ÈíÁ·ÇÏ°Ô ÇùÀÇ/ ¿ª·® ¿ì¼öÇϽŠºÐ¸¸
¤ý¹®ÀÇ:  ***-****-**********@*******.***


0 ¸í

±Ù¹«Á¶°Ç

  • °í¿ëÇüÅÂ: Á¤±ÔÁ÷
  • ±Þ¿©Á¶°Ç: ¿¬ºÀ ÇùÀÇ ÈÄ °áÁ¤

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾½É»ç > ÃÖÁ¾ÇÕ°Ý
  • Ãß°¡ Á¦Ãâ¼­·ù
    À̷¼­, ÀÚ±â¼Ò°³¼­

Á¢¼ö¹æ¹ý

2024-10-08 (È­) 23½Ã59ºÐ±îÁö

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® À̷¼­, ÀÚ»ç¾ç½Ä, ÀÚÀ¯¾ç½Ä

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.