ÇÑȽýºÅÛ ·¹ÀÌ´Ù ¿¬±¸°³¹ß °æ·Â»ç¿ø ä¿ë
¹ÝµµÃ¼¼Û½Å¸ðµâ(TRM) RF HW °³¹ß [Á÷¹«³»¿ë]
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) RF ½Ã½ºÅÛ ¼³°è/°³¹ß
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) ÅëÇÕ ¹× ½ÃÇèÆò°¡
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/ÀüÆÄ Àü°ø Çлç ÀÌ»ó
¡Û ·¹ÀÌ´Ù ¾ÈÅ׳ª¿ë RF Çϵå¿þ¾î °³¹ß ¿ª·® º¸À¯ÀÚ
¡Û RF Çϵå¿þ¾î ½Ã½ºÅÛ ÃøÁ¤ºÐ¼® ¿ª·® º¸À¯ÀÚ
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) RF ½Ã½ºÅÛ ¼³°è/°³¹ß °æÇèÀÚ
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) ÅëÇÕ ¹× ½ÃÇèÆò°¡ °æÇèÀÚ
¡Û À¯°ü¾÷¹« °æ·Â 8³â ÀÌ»ó (¼®»ç/¹Ú»ç ±â°£ Æ÷ÇÔ)
[¿ì´ëÁ¶°Ç]
¡Û ¼Û¼ö½Å¸ðµâ °³¹ß °æÇèÀÚ
¡Û ADS/AWR/HFSS/CAD/Matlab ¼÷·ÃÀÚ
¡Û ¿µ¾î È¸È ¿ª·® ¿ì¼öÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
·¹ÀÌ´Ù RF HW ¼³°è [Á÷¹«³»¿ë]
¡Û ·¹ÀÌ´Ù RF HW ¼³°è
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/ÀüÆÄ Àü°ø ¼®»ç ÀÌ»ó
¡Û ·¹ÀÌ´Ù RF HW ½Ã½ºÅÛ ¼³°è ¿ª·® º¸À¯ÀÚ
¡Û ´Éµ¿/¼öµ¿ RF HW ȸ·Î ¼³°è/ÃøÁ¤ ±â¼ú º¸À¯ÀÚ
¡Û À¯°ü¾÷¹« °æ·Â 8³â ÀÌ»ó (¼®»ç/¹Ú»ç ±â°£ Æ÷ÇÔ)
[¿ì´ëÁ¶°Ç]
¡Û ADS/AWR/HFSS ¼÷·ÃÀÚ
¡Û ¿µ¾î È¸È ¿ª·® ¿ì¼öÀÚ
0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
·¹ÀÌ´Ù µðÁöÅÐ HW ¼³°è [Á÷¹«³»¿ë]
¡Û ·¹ÀÌ´Ù µðÁöÅÐ HW ¼³°è
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/Á¦¾î/ÄÄÇ»ÅÍ Àü°ø Çлç ÀÌ»ó
¡Û ÀüÀÚȸ·Î/FPGA Firmware(Verilog, VHDL) ¼³°è ¹× ºÐ¼® °æÇèÀÚ
¡Û ¸¶ÀÌÅ©·ÎÇÁ·Î¼¼¼ ÀÌÇØ ¹× MCU Á¦¾î ¿ª·® º¸À¯ÀÚ
¡Û À¯°ü¾÷¹« °æ·Â 8³â ÀÌ»ó (¼®»ç/¹Ú»ç ±â°£ Æ÷ÇÔ)
[¿ì´ëÁ¶°Ç]
¡Û MCU ¹× Zynq, RFSoC Á¦¾î °æÇèÀÚ
¡Û C/C++¼÷·ÃÀÚ
¡Û Matlab ¹× Simulink °¡´ÉÀÚ
¡Û ¿µ¾î È¸È ¿ª·® ¿ì¼öÀÚ
0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ