|
[´ã´ç¾÷¹«] ¡¤[´ã´ç¾÷¹«] °úÁ¦°ü¸® ÇÁ·ÎÁ§Æ®°ü¸® ÀÓº£µðµå HW ¼³°è ¹× °³¹ß(TI DSP, FPGA) Çϵå¿þ¾î »êÃâ¹®¼ ÀÛ¼º
[ÀÚ°Ý¿ä°Ç] °æ·Â 3³â ÀÌ»ó Çлç ÀÌ»ó(¼®»ç ÀÌ»ó ¿ì´ë) ÀÓ¹èµðµå ½Ã½ºÅÛ °³¹ß 3³â ÀÌ»ó
¹æ»ê±â¼ú °æÇèÀÚ ¿ì´ë
[ÀüÇüÀýÂ÷] ¼·ùÀüÇü - ÄÁ¼³ÅÏÆ® ÀÎÅͺä - ±â¾÷ ¸éÁ¢(1Â÷ PT¹ßÇ¥ ¸éÁ¢ - 2Â÷ ÀÓ¿ø¸éÁ¢)
[Á¦Ãâ¼·ù] ±¹¹®À̷¼(°æ·Â±â¼ú¼ Æ÷ÇÔ)
[Á÷¹«ºÐ¾ß] HW°³¹ß
[°æ·Â³â¼ö] 3³â ~ 10³â
[±âº»¿¬ºÀ] ÇùÀÇ
[Âü°í»çÇ×] ±Ù¹«Áö ´ëÀü À¯¼º±¸ ¼Ò¼Ó: º¹ÇÕÇ×¹ý±×·ì
¸ÅÃâ¾×: 452¾ï¿ø / »ç¿ø¼ö 165¸í °í¿ëÇüÅ : Á¤±ÔÁ÷(¼ö½À 3°³¿ù) ±Ù¹«¿äÀÏ/½Ã°£ : ÁÖ 5ÀÏ(¿ù~±Ý) 09:00~18:00
[Áö¿ø¹æ¹ý] À̷¼¸¦ º¸³» ÁÖ½Ã¸é °ËÅä ÈÄ ÇìµåÇåÆÃÀ» ÁøÇàÇÏ¿© µå¸®°Ú½À´Ï´Ù. ÀûÇÕÇÑ Áö¿øÀÚ¿¡ ÇÑÇÏ¿© °³º° ¿¬¶ôµå¸³´Ï´Ù. ¡¤
|
[ÀÚ°Ý¿ä°Ç] °æ·Â: °æ·Â 3~10³â ÇзÂ: ´ëÁ¹ ÀÌ»ó Á÷¹«±â¼ú: Çϵå¿þ¾î°³¹ß
|