(ÁÖ)¸ðÇǾð½º
´ç»çÀÇ ±â¾÷ºÎ¼³ ±â¼ú¿¬±¸¼Ò¿¡¼ °¢ ºÐ¾ß¿¡¼ ±Ù¹«ÇÒ ¿¬±¸¿øÀ» ¸ðÁýÇÕ´Ï´Ù.(Á¤±ÔÁ÷)
¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç
| ¸ðÁýºÎ¹® | ´ã´ç¾÷¹« | ÀÚ°Ý¿ä°Ç | Àοø |
|---|---|---|---|
| S/W ¿£Áö´Ï¾î |
¨ç ÀÓº£µðµå ½Ã½ºÅÛ
Æß¿þ¾î ¼³°è ¹× °³¹ß ¨è ¸®´ª½º ±â¹Ý ½Ã½ºÅÛ
¼³°è ¹× °³¹ß ¨é Windows ±â¹Ý ¿î¿ë GUI °³¹ß |
°æ·Â: ½ÅÀÔ ÇзÂ: ÃÊ´ëÁ¹ ÀÌ»ó |
0 ¸í |
H/W ¿£Áö´Ï¾î | ¨ç ¸¶ÀÌÅ©·ÎÇÁ·Î¼¼¼ ¹× µðÁöÅРȸ·Î ¼³°è °¡´ÉÀÚ(ARM /
Cortex MCU À¯°æÇèÀÚ ¿ì´ë) ¨è FPGA ¶Ç´Â CPLD ȸ·Î ¼³°è ¹× HDL(VHDL/Verilog) ÇÁ·Î±×·¡¹Ö °¡´ÉÀÚ ¨é DSP(µðÁöÅÐ ½Åȣó¸®) ¼³°è °¡´ÉÀÚ MATLAB ȯ°æ¿¡¼ FPGA ±â¹Ý ¼öÁØÀÇ ¼³°è À¯°æÇèÀÚ ¿ì´ë) |
°æ·Â: ½ÅÀÔ ÇзÂ: ÃÊ´ëÁ¹ ÀÌ»ó |
0 ¸í |
RF ¿£Áö´Ï¾î | ¨ç ¹«¼±Åë½Å±â±â, Ç×°øÀüÀÚ±â±â RFºÐ¾ß Àü°øÀÚ / VHF, UHF´ë¿ª RF¼³°è À¯°æÇèÀÚ ¿ì´ë ¨è µðÁöÅÐ/¾Æ³¯·Î±× È¥¼º ȸ·Î ¼³°è À¯°æÇèÀÚ ¿ì´ë ¨é RF½Ã¹Ä·¹À̼Ç, PCB ¼³°è °¡´ÉÀÚ ¿ì´ë |
°æ·Â: ½ÅÀÔ ÇзÂ: ÃÊ´ëÁ¹ ÀÌ»ó |
0 ¸í |
±Ù¹«Á¶°Ç
ÀüÇü´Ü°è ¹× Á¦Ãâ¼·ù
Á¢¼ö¹æ¹ý
±âŸ À¯ÀÇ»çÇ×
00