¤± (¿¬±¸¼Ò)Digital È¸·Î ¼³°è (ASIC / FPGA) °æ·Â»ç¿ø ¸ðÁý ¤± 

           [Digital Design Serdes Architect (Link)]


ÀÚ°Ý¿ä°Ç
1) ¼®»ç ÀÌ»óÀ¸·Î Àü±â/ÀüÀÚ°øÇÐ µî À¯»çÇаú Àü°øÇϰíDigital È¸·Î ¼³°è (ASIC / FPGA)  ¾÷¹«·Î 

    2³â ÀÌ»ó °æ·Â ÀÖÀ¸½Å ºÐ (¼®»ç ÀÌ»ó Çз Çʼö)

2) ¾Æ·¡ ºÎ¿©¾÷¹« ¼öÇà°æÇè ÀÖÀ¸½Å ºÐ

3) RTL ¼³°è °æÇè º¸À¯ (Verilog, System Verilog µîÇϽŠºÐ ¿ì´ë

4) ÀÎÅÍÆäÀ̽º Ç¥ÁØ ½ºÆå ¹× SerDes IP ¼³°è °æÇè (¿¹: eDP, MIPI, Vx1, BoW, UCIe, PCIe) ÀÖÀ¸½Å ºÐ ¿ì´ë

5) Display °ü·Ã ASIC IC °æÇè (¿¹ : T-Con, Mobile Driver IC, Source Driver IC, È­ÁúIP) ÀÖÀ¸½Å ºÐ ¿ì´ë

 

6) Ethernet ¼³°è °æÇè (MAC, Link Layer, PHY Interface µîÀÖÀ¸½Å ºÐ ¿ì´ë

7) HDCP / DSC / FEC ¼³°è °æÇè ÀÖÀ¸½Å ºÐ ¿ì´ë

8) MCU Firmware °æÇè ÀÖÀ¸½Å ºÐ ¿ì´ë

9) Git hub Copilot È°¿ë RTL ¼³°è °æÇè ÀÖÀ¸½Å ºÐ ¿ì´ë

10) ¿µ¾î°¡´É ÇϽŠºÐ (¿µ¾î TOEIC Speaking IL ¶Ç´Â OPIc IL µî±Þ ÀÌ»ó)

(¿µ¾î ´ÉÅëÇϽŠºÐ ¿ì´ë)

 

ºÎ¿©¾÷¹«
1) Digital È¸·Î ¼³°è (ASIC / FPGA)

(1) High Speed Interface ¹× SerDes Digital IP È¸·Î ¼³°è ¹× °ËÁõ

(¿¹ : eDP, MIPI, Vx1, CEDS µî)

(2) Digital IP ¼³°è (DSC, FEC, HDCP µî)


2) FPGA¸¦ Ȱ¿ëÇÑ IP ¼³°è ¹× °ËÁõ

(1) FPGA IP (GTY, SerDes, FPLL µîȰ¿ëÇÑ °í¼Ó Interface È¸·Î ¼³°è


3) MCU Bus Architecture ¹× Peripheral IP ¼³°è

 

ä¿ëÁ÷±Þ
´ë¸®(°úÀå)±Þ~Â÷(ºÎ)Àå±Þ (¼­³Ê¸í ¼±¹ß)


±Ù¹«Áö : ±Ù¹«Áö¿ª ¼±Åð¡´É

1) ¼­¿ï °­³²±¸ ¿¬±¸¼Ò (ÁöÇÏö¿ª ±Ùó

2) ´ëÀü À¯¼º±¸ ¿¬±¸¼Ò

3) ´ë±¸ ¿¬±¸¼Ò (26³â ¸»¿¡ ½Å¼³ ¿¹Á¤)

 

Á¦Ãâ¼­·ù
1) À̷¼­(°æ·Â±â¼ú»çÇ×ÀÚ±â¼Ò°³¼­ Æ÷ÇÔÀÚÀ¯¾ç½ÄÀ¸·Î ÀÛ¼ºÇÏ¿© À̸ÞÀÏ ¼ÛºÎ
     (À̷¼­¿¡ ¿¬¶ôóÇöÀ翬ºÀÈñ¸Á¿¬ºÀ ±âÀç)
2) À̸ÞÀÏ Àü¼Û½Ã " Digital È¸·Î ¼³°è-¼º¸íooo" À¸·Î ±âÀç ¿ä¸Á

ÀüÇü¹æ¹ý
  - ¼­·ùÀüÇü ¢º ¸éÁ¢ÀüÇü ¢º ¿¬ºÀÇù»ó

Á¦Ãâ¹æ¹ý ¹× Á¦Ãâ±â°£
1) Á¦Ãâ¹æ¹ý : Áö¿ø¼­·ù¸¦ À̸ÞÀÏ Á¢¼ö
2) Á¦Ãâ±â°£ : 2026.05.08(±Ý) ~ Ã¤¿ë ½Ã±îÁö

ó¿ì
1) ¿¬ºÀ : ¸éÁ¢ÇÕ°Ý ½Ã °æ·Â»çÇ× °¨¾ÈÇÏ¿© ÃÖÀûÀÇ ¿¬ºÀ °áÁ¤
2) º¹¸®ÈÄ»ý : Á¦¹Ý ÁÁÀº º¹¸®ÈÄ»ý Àû¿ë

*. ¹®ÀÇ»çÇ×
1) ´ã´çÀÚ : ¢ßÄÉÀξØÅ¬·çÄÁ¼³ÆÃ ÄÁ¼³ÅÏÆ® ±èÇö¿ì ÀÌ»ç
  (ÀüÈ­ : ***-****-****À̸ÞÀÏ : ******@*******.***)
2) ±Ã±ÝÇÑ »çÇ× ÀÖÀ¸½Ã¸é ÀüÈ­ ¶Ç´Â À̸ÞÀÏ ¿¬¶ô ¹Ù¶ø´Ï´Ù.